PTT推薦

[情報] AM5 CPU和晶片組之間的PCI-E通道分析

看板PC_Shopping標題[情報] AM5 CPU和晶片組之間的PCI-E通道分析作者
evilhito
(8C16T)
時間推噓10 推:11 噓:1 →:29

講解 AM5 CPU 連接到 X670 晶片組的一些情報
圖片可以到來源網址觀看
----------------------------------------------------------------
這篇展示筆者猜想的 AMD AM5 CPU 連接 X670 晶片組之間的設計,並嘗試與 INTEL
ALDER LAKE 12 代 CPU 連接 Z690 晶片組的做法,以及 AMD 自家上代 X570 的做法作比較,同樣不必理會排序 / 排列。

AMD AM5 CPU 連接 X670 晶片組之 PCI-E 通道設計淺析

INTEL ALDER LAKE CPU 內建 PCI-E 4.0 X8 專門連接晶片組 Z690,而 X670 晶片組同時支援 PCI-E 4.0 X8 作為其上行鏈結 (UPLINK),最終擴展出 28 條 PCI-E 3.0 + PCI-E4.0 (以及 USB)。

這裡筆者先展示 X570 的做法。

AMD ZEN3 CPU 例如 RYZEN 3000 & RYZEN 5000 均內建 PCI-E 4.0 X4 專門用以連接
X570 晶片組。X570 晶片組同時以 PCI-E 4.0 X4 作上行鏈結,最終擴展出共 16 條
PCI-E 4.0 通道 (以及 SATA 和 USB 等等)。

來到 AM5 X670,情況有點特別。

以上的展示這是不對的,因為實際上 X670 以雙晶片組串連起來,上圖只是將兩顆內能用的 PCI-E 通道放在一起,裝成一顆不會在 X670 上看得到的晶片組設計。

這裡有幾個重點:

AM5 CPU 用以連接晶片通的通道是 GEN5 PCI-E X4,比 INTEL 少了 X4 但 INTEL 只是
PCI-E 4.0。AM5 CPU PCI-E 5.0 X4 VS. ALDER LAKE PCI-E 4.0 X8。
X670 雙晶片組的設計,那兩顆是一模一樣的 B650 晶片組。
B650 原生的上行鏈結是 PCI-E 4.0 而不是 5.0,所以最終會以 4.0 為依歸。
受制於串連晶片組的做法,第一顆 B650 即直接與 CPU 對接的那一顆 B650,須以其中
的 PCI-E 4.0 X4 用作下行鏈結 (DOWNLINK),接至第二顆 B650 晶片組而非其他 PCI-E設備例如 PCI-E 插槽 / M.2 插槽等等。
B650 或 B650E 主機板,將只有一顆完整的 B650,將上圖的中間部份刪去則可,因為不再需要晶片組分出部份 PCI-E 通道作下行鏈結至另一晶片組。
有別於部份 X570 主機板以 X570 晶片組內的 PCI-E 4.0 通道接出 PCI-E 3.0 插槽,筆者認為這裡的 B650 晶片組非不為也實不能支援 PCI-E 5.0 X4 作上行鏈結。

AMD 在 COMPUTEX 2022 期間多次接受外媒訪問,當中提到 AMD 希望將主機板的成本壓下來。姑且先不論 AMD 所說虛實,板廠絕對不是吃素的,除了技嘉。

技嘉已經透過外媒公佈其 X670 售價將會極為接近上代同款型號的定價,甚至更便宜。當然箇中手法不見得是加量不加價 (與對手同級用料相比)。

近日筆者亦收一些消息,各板廠將微調主機板的規格和用料,最終規格和售價仍有一定變數。若最終 X670 主機板售價不高於上代同款型號售價,只能歸功於技嘉造福全人類了。來源:https://unikoshardware.com/2022/06/amd-am5-cpu-x670-pci-e-lanes.html

--

※ PTT留言評論
※ 發信站: 批踢踢實業坊(ptt.cc), 來自: 218.173.15.247 (臺灣)
PTT 網址

storym94374 06/08 14:50頻寬少Z690一半還多串一顆 會卡嗎

richard82010 06/08 15:14接在最下游的延遲不知道會不會井噴

wahaha99 06/08 15:43問個笨問題:既然現在CPU都是透過

wahaha99 06/08 15:43PCIE到南橋,那是不是意味著南橋只是

wahaha99 06/08 15:44個PCIE hub,那Intel跟AMD的南橋

wahaha99 06/08 15:44可以交換用才對吧?

starshiny 06/08 15:50要轉可以 至少內文要校對吧 純噓X69

starshiny 06/08 15:500

※ 編輯: evilhito (218.173.15.247 臺灣), 06/08/2022 16:15:52

Windcws9Z 06/08 16:18文章寫得有點饒舌 救命一一

Windcws9Z 06/08 16:25不懂為什摸寫這摸複雜

Windcws9Z 06/08 16:27不就X670=兩顆B650

Windcws9Z 06/08 16:27然後B650 Uplink是PCIe 4.0

Windcws9Z 06/08 16:32CPU→PCIe 4.0→B650

Windcws9Z 06/08 16:32→PCIe 4.0 x4→B650

doraminima 06/08 17:21整篇文章前提就有可能是錯的,目前

doraminima 06/08 17:21AMD也沒有說X670E用的是兩顆B650晶

doraminima 06/08 17:21片啊

friedpig 06/08 17:47雙B650就是公開的秘密了 沒什麼好

friedpig 06/08 17:48不是的

mangobbs 06/08 17:56computex 展出的不就是雙B650嗎

ouyang 06/08 18:12所以等x770完整版的意思嗎

wutumi 06/08 18:14除了技嘉 XD

kimula01 06/08 20:56架構大改第一代不要買 這是常識了

kimula01 06/08 20:56

pxhome 06/08 23:54所以CPU接2個南橋會用掉2個PCIeGen

pxhome 06/08 23:544 X4, 然後只留1個PCIeGen4 X4給M2

pxhome 06/08 23:54總計AM5 CPU Lane為

pxhome 06/08 23:541XPCIeGen5 X16。

pxhome 06/08 23:541XPCIeGen4 X12。

pxhome 06/09 00:00規格跟ALDER LAKE一模一樣

AreLies 06/09 01:14你之前也說TR PRO的八通道是假的

AreLies 06/09 01:14結果TR PRO真的給八通道

AreLies 06/09 01:17https://i.imgur.com/4BlrtP9.png

圖https://i.imgur.com/4BlrtP9.png?e=1667534351&s=FXQ9uCqMB99J5ZrWU0q20Q, AM5 CPU和晶片組之間的PCI-E通道分析

AreLies 06/09 01:17也別忘了 你之前吹intel通道怎樣

AreLies 06/09 01:17結果intel也沒有實際推過

AreLies 06/09 01:17intel的彈性IO在哪裡

AreLies 06/09 01:17我就問你這個問題而已

JoyRex 06/09 02:43這2個ID是同個人唷!!

s25g5d4 06/09 16:36某推文閱讀能力堪慮,都說是 daisy-

s25g5d4 06/09 16:36chain 了還在 CPU 接兩個南橋

Windcws9Z 06/09 21:58某家又再亂講,都說B650接B650惹