Re: [討論] 入行門檻最低的是驗證嗎?
對於新鮮人來說,
問Systemverilog, UVM, SVA沒有鑑別度,
因為根本不會.
所以問OOP, 資料結構, 基礎數位設計,
問點計算機結構, 演算法....
聊一下論文內容和印象深刻的專題,
看看能不能找到有基礎程式設計能力
邏輯清楚又有意願的進來訓練
所以看起來的確像是原Po 說的好入門.
稍有工作經驗之後,
Systemverilog, UVM 就可以問的你不要不要的,
說會SVA 一定會有機會讓你寫寫看,
其他像是 testbench 架構,
constrained random 概念,
coverage driven 概念,
debug 經驗, regression 經驗...
如果不是真的有在訓練良好的團隊磨過,
應該會覺得很難過.
大概是這個狀況
※ 引述《PPTplayer (PPTplayer)》之銘言:
: 數位驗證在科技業有越來越重要的趨勢
: 使用的工具、程式語言不外乎是SystemVerilog, UVM, Formal等等
: 還有一點自動化的工具,例如Perl, Tcl
: 不過這些東西大多要就業才會碰到,學校、資策會或自強都很少學
: 以新鮮人來說,面試下來即使一線dv(螃蟹、發哥)考的東西也不難
: 頂多簡單的Verilog或C++ class
: 連資料結構都沒有,軟韌考的還比較難
: 數位驗證是不是科技業最好入門的職位? 即使非電資都有機會
: 發展性、出路甚至不輸給FW
--
※ PTT留言評論
※ 發信站: 批踢踢實業坊(ptt.cc), 來自: 111.249.84.166 (臺灣)
※ PTT 網址
※ 編輯: twicm (111.249.84.166 臺灣), 09/18/2022 21:35:19
推
資深的DV,軟體硬體都很強
→
有時還要兼差教DE寫RTL
5
其實前陣子LinkedIn上 也常有亂槍打鳥的recruiter 分不出DV/validation/DFT/testing等差別 看到翻成中文關鍵字有像就在那裡亂丟 DV的工作是用simulation驗RTL.16
DV 絕對不是門檻最低, 但是絕對是工作機會最多的職缺, 我知道原PO是想酸什麼, 但是職場上酸人跟被酸的從來沒少過, 我曾經面試人門檻拉高一點,23
首Po數位驗證在科技業有越來越重要的趨勢 使用的工具、程式語言不外乎是SystemVerilog, UVM, Formal等等 還有一點自動化的工具,例如Perl, Tcl 不過這些東西大多要就業才會碰到,學校、資策會或自強都很少學 以新鮮人來說,面試下來即使一線dv(螃蟹、發哥)考的東西也不難X
請先體會發展中的科技業, 傳產式科技業與傳差的差異 再來找進入的位置 發展中的科技業特徵都是願景大/競爭對手多/非常的缺人 會呼吸肯拼的進去都有賣器官的機會 但待市場互殺到最後一波之後, 圈子內的人力就噴泉式倒下
86
[心得] 最完整!演算法學習路線圖(2021 統整版)Top 5 架構圖53
[請益] 想要過好一點的生活(ICS的選擇)小弟是竹科系統廠產線職只有少少的年薪50萬 因為想吃香噴噴滷肉 所以準備3年 錄取了四大最低調那間ICS組 (大學是國立後段電機本科) 可是小弟的學科基礎並不好,電子學連頻率響應怎麼算都忘光了。開始從源頭(工數)學起 至於未來是想從事 電源管理 為主 的類比IC電路設計35
[請益] 請問程式架構和資料結構的差異各位大神前輩好,新手發問 想請教一下程式架構和資料結構的主要差異,及重要性? 是這樣的,我在爬文時看到這篇文章,詢問資料結構的重要性 #1Tigizmt (Tech_Job) 裡面有一段討論是這樣的:14
Re: [討論] 如果碩班讀元件想要走類比有機會嗎?^^^^^^^^^^^^^^^ 是因為這句才這麼有自信認為光電可以走類比嗎? 這個只夠讓你一畢業被IC廠SA部門找 designer 單位應該是沒有太大興趣的 除非課程叫類比電路「設計」14
[請益] 跨考缺乏實務經驗與作品的發展===代po 可代轉站內信=== 各位前輩好 小弟預計今年六月碩畢 對於未來工作有一些疑慮 因為身邊電資的同學和學長都進/要進豬屎屋了 沒有詢問的對象 希望各位前輩賜教X
[問卦] 先有演算法 還是先有資料結構常見的資料結構有 堆疊(Stack)佇列(Queue)陣列(Array)連結串列(Linked List) 樹(Tree)圖(Graph)堆積(Heap)雜湊表(Hash table) 在一段程式的設計 先有考慮演算法? 還是先考慮資料結構?